学术资讯 » 学界研圈

  • 首 页
  • 期刊选题
  • 期刊点评
  • 期刊大全
  • 学人博客
  • 编辑征稿
  • 投稿选刊
  • 投稿群聊
  • 学术会议
  • 万维读书
  • SCI/E期刊
  • SSCI期刊
  • AHCI期刊
  • 微电子所在SOT-MRAM的关键集成技术领域取得新进展

    阅读: 2023/9/27 10:30:12

    磁随机存储器(MRAM)因具有非易失性、低功耗以及高访问速度等特点,在未来新兴存储领域有着巨大的应用前景。尤其是基于自旋轨道矩(SOT)技术的MRAM存储器具有超高速、高耐久性的优势,更适合应用于高速缓存。然而在SOT-MRAM集成中存在几个关键的技术瓶颈,制约了其走向应用。隧道结的刻蚀工艺是其中一个关键的技术挑战和难点。

    在SOT隧道结(SOT-MTJ)刻蚀过程中,金属副产物的反溅使得MTJ的MgO隧穿势垒层(厚度~1 nm)短路,从而造成较低的器件良率。因此,台湾工研院、台积电、IMEC、Intel等全世界主要半导体研发机构和企业,都在SOT-MRAM刻蚀工艺上开展了大量工作,提供了良好的解决思路。然而,SOT-MRAM的刻蚀工艺依然是业界面临的一项重要技术挑战。

    为了更好地解决SOT-MRAM的刻蚀技术难题以实现SOT-MTJ的高密度片上集成,同时研究不同的刻蚀工艺对器件磁电特性的影响,中国科学院微电子研究所集成电路先导工艺研发中心罗军研究员课题组开发了一种基于垂直磁各向异性SOT-MTJ的刻蚀“停MgO”工艺(SOMP-MTJ),该工艺有效地解决了SOT-MRAM制造中的刻蚀短路问题。传统的SOT-MTJ刻蚀方法(NSOMP-MTJ)使刻蚀停止在底电极上(图1a,b),在刻蚀过程中MgO层极易附着金属,造成器件短路。课题组开发了刻蚀“停MgO”工艺,该工艺使MTJ刻蚀终点精确地停止在~1 nm厚的MgO层上。

    由于隧穿层MgO的侧壁从未暴露,从而避免了MgO层的短路。利用“停MgO”刻蚀工艺制备的SOT-MTJ器件阵列,晶圆的电阻良率可提升至100%,同时还提高了器件的TMR、电阻、矫顽力等关键参数的均匀性。另外,“停MgO”器件还具有更高的热稳定性、更低的翻转电流密度以及高达1 ns的翻转速度。

    该研究成果为高速、低功耗、高集成度SOT-MRAM的刻蚀技术问题提供了关键解决方案。

    出版信息

    标题:

    Enhancement of Magnetic and Electric Transport Performance of Perpendicular Spin-Orbit Torque Magnetic Tunnel Junction by Stop-on-MgO Etching Process

    出版信息:

    IEEE Electron Device Letters,13 January 2023

    DOI:

    10.1109/LED.2023.3236835

    转自:“科研之友 ScholarMate”微信公众号

    如有侵权,请联系本站删除!


    浏览(174)
    点赞(0)
    收藏(0)
  • 上一篇:我国学者在拓扑手性光子源芯片研发领域取得突破

    下一篇: 大脑中的新发现!减肥或有新思路?

  • 首页

  • 文章

  • 期刊

  • 帮助

  • 我的

版权所有 Copyright@2023    备案号:豫ICP备2021036211号